Share if you liked:
Verilog para sistemas sincronos - de cero a intermedio
Lo que aprender谩s
Requisitos
Descripci贸n
El contenido de este curso es similar/igual al impartido a nivel universitario en varios colegios reconocidos a nivel nacional.
El tema principal del curso es usar el lenguaje de descripci贸n de hardware: Verilog. En el inicio del curso se dar谩 una introducci贸n a los sistemas digitales y an谩logos y sus diferencias. De igual manera, se explicar谩n los sistemas combinacionales y secuenciales. En Verilog se tocar谩n desde temas b谩sicos como:
路 Constantes
路 Condicionales
路 Contadores
路 Flip-Flops
路 Simulaciones
hasta temas m谩s complejos como:
路 Instanciamientos
路 Parametrizaci贸n
路 M谩quinas de estados s铆ncronas
De igual manera se tocaran algunos temas de perif茅ricos como:
路 ADC
路 Memorias
路 PWM
路 Video Graphics Array
路 UART
El curso est谩 abierto para que lo tome cualquier persona ya que se explicar谩 todo a detalle. Es recomendable tener nociones de l贸gica digital, binario y tener algunos conocimientos de lenguajes de programaci贸n como C, Python, Java, etc.
En el curso se aprender谩 a crear m贸dulos que se pueden cargar por lo que es recomendable que el alumno tenga una tarjeta de desarrollo con FPGA como DE10-Lite de Intel. Esto no es esencial ya que en caso de no contar con la tarjeta se ense帽ara al alumno a simular waveform y testbenches con lo que podr谩 ver el comportamiento de su modulo sin problema.
Muchos de los ejemplos se realizar谩n con los softwares Quartus y ModelSim de Intel, por lo cual ser recomendar铆a su descarga, pero la metodolog铆a y t茅cnicas se puede utilizar en cualquier software y/o tarjeta (por ejemplo, Xilinx)
驴Para qui茅n es este curso?
You should keep in mind that the Coupons last a maximum of 4 days or until 1000 registrations are exhausted, but it can expire anytime. Get the course with coupon by clicking on the following button:
- #Sistemas Digitales